Vzhledem k tomu, že LVDS eliminuje elektromagnetické záření, jeho šum je mnohem nižší než šum jednoduchého signálu záření

Kliknutím : 42
Čas aktualizace : 2022-08-17

This browser does not support the video element.


Je určen především k realizaci vysokorychlostní, nízkého výkonu a nízkého šumu bod-bod komunikace na 100 Ω médiu s regulovatelnou vyváženou impedancí. Stejně jako ostatní diferenciální signálové standardy, LVDS eliminuje elektromagnetické záření a jeho šum je mnohem nižší než šum jednoho koncového signálu. Současně je externí šum spojen se dvěma linkami jako signál společného režimu a je potlačen jako signál společného režimu, takže jeho schopnost proti šumu je mnohem silnější než schopnost jednoho koncového signálu. Kromě toho výstup ovladače LVDS přijímá aktuální režim jízdy. Ve srovnání s napěťovým pohonem v jiných diferenciálních signálových normách snižuje zpětný proud zemního vodiče a eliminuje přepěťový proud. Snížení výkyvu napětí (pouze ± 350mV, PECL ± 800mv, RS-422 2V) umožňuje LVDS dosáhnout stejné datové rychlosti jako PECL (>800mbps) a spotřeba energie je pouze jedna desetina PECL.

Vysoká rychlost, nízká spotřeba energie a nízké hlukové vlastnosti LVDS z něj dělají ideální volbu pro backplane propojení telekomunikačních a síťových zařízení, propojení v racku mobilních telefonních základnových stanic 3G, digitální video rozhraní a další aplikace. Kromě výše uvedených výhod, LVDS serializér a deserializér také ušetří spoustu místa a peněz pro návrh systému. Pomocí tohoto schématu může být hustota propojení snížena o pětkrát a spousta místa a nákladů lze ušetřit v 3G a jiných komunikačních aplikacích s velkým počtem desek.
Použití kondenzátorů k realizaci AC spojení LVDS datového připojení má mnoho výhod, jako je konverze hladiny, odstranění chyb běžného režimu a zamezení poruchám vstupního napětí. Tento článek nejen představuje vhodný výběr kondenzátorů, ale také poskytuje pokyny pro topologii a svorek. Současně se také zabývá problémem analýzy chyb v běžném režimu.

LVDS logický vstup je jedním z mnoha existujících logických standardů. Dokud zdroj signálu může poskytnout dostatečnou amplitudu pro vstup LVDS, typická hodnota je diferenciální 100mV Vp-p a AC spojka může poskytnout požadovanou konverzi úrovně.